協(xié)議分析儀(protocolanalyzer),是一種監(jiān)視數(shù)據(jù)通信系統(tǒng)中的數(shù)據(jù)流,檢驗數(shù)據(jù)交換是否正確地按照協(xié)議的規(guī)定進行的測試工具。它也用于通信控制軟件的開發(fā)、評價和分析。中文名協(xié)議分析儀外文名protocolanalyser功能捕獲網(wǎng)絡報文用處捕捉分析網(wǎng)絡的流量工作原理數(shù)據(jù)采集、數(shù)據(jù)捕捉、協(xié)議分析實現(xiàn)形式純軟件的協(xié)議分析系統(tǒng)目的找出所關心的網(wǎng)絡中潛在的問題應用學科計算機、通信目錄1介紹2原理3功能4組成5產(chǎn)品協(xié)議分析儀介紹分析網(wǎng)絡中傳輸數(shù)據(jù)包的佳方式很大程度上取決于你手頭擁有什么設備。在網(wǎng)絡技術發(fā)展的早期階段(使用HUB或集線器的共享網(wǎng)絡時代),答案很簡單,只須將線路插在一臺集線器上,一切就搞定了一一那就是使用協(xié)議分析儀。協(xié)議分析儀就是能夠捕獲網(wǎng)絡報文的設備。協(xié)議分析儀的正當用處在于撲捉分析網(wǎng)絡的流量,以便找出所關心的網(wǎng)絡中潛在的問題。例如,假設網(wǎng)絡的某一段運行得不是很好,報文的發(fā)送比較慢,而我們又不知道問題出在什么地方,此時就可以用協(xié)議分析儀來作出精確的問題判斷。協(xié)議分析儀在功能和設計方面有很多不同。有些只能分析一種協(xié)議,而另一些能夠分析幾百種協(xié)議。一般情況下。HDMI,MHL協(xié)議分析儀/訓練器找歐奧!深圳USB協(xié)議分析儀找哪家
2、邏輯分析儀的特點是:a)能夠同時觀察多個信號;b)能夠查看硬件系統(tǒng)的系統(tǒng)信號;c)能夠按高低電平模式觸發(fā)多條信號線,并查看結果。邏輯分析儀與示波器的工作方式相似:用水平軸數(shù)據(jù)的時間,垂直軸數(shù)據(jù)的電壓幅度。雖然,邏輯分析儀沒有示波器那么高的電壓分辨率和事件間隔精確度,但是邏輯分析儀能夠同時捕獲并顯示多個信號,示波器卻做不到。當系統(tǒng)中的信號穿越閾值時,邏輯分析儀和您的邏輯電路具有相同的反應。所以在查看總線(微處理器的地址、數(shù)據(jù)或控制總線)的時間關系時,邏輯分析儀特別有用,它可以對微處理器總線信息解碼更有意義,更直觀的方式表示信息。當您的電路通過了參量設計階段后,對許多信號的定時關系感興趣,并且要在高低電平模式上觸發(fā)時,那么邏輯分析儀就是極好的選擇。五、邏輯分析儀的功能如前所述,絕大多數(shù)邏輯分析儀是兩種儀器的合成,部分是定時分析儀,第二部分是狀態(tài)分析儀。1.定時分析定時分析是邏輯分析儀中類似示波器的部分,它與示波器顯示信息的方式相同,水平軸時間,垂直軸電壓幅度。定時分析首先對輸入波形的采樣,然后使用用戶定義的電壓閾值,確定信號的高低電平。定時分析只能確定波形是高還是低。深圳I2C/SPI協(xié)議分析儀那家好分析儀哪家強?歐奧強!
我們會找到信號與上升的Vref值交叉的位置。如果Vref升至足夠高,信號的頂部軌跡將通過Vref,我們便會看到眼的頂端。再將Vref升高一點會導致Vcomp保持在Vlo,表示信號不會升至該電之,將Vref移至零以下會看到眼的下半部。eyescan/eyefinder顯示窗口會在每個信號的eyescan圖下方顯示eyefinder交疊部分,以此顯示eyefinder與eyescan之間的這一關系。通過在eyescan圖中將Vth水平線向上和向下移動,可以獲得距離眼中心該偏移量位置處的eyefinder視圖。無論用戶界面中的閾值如何設置,邏輯分析儀的差分輸入將始終應用于接收器。這意味著可通過將電壓閾值手動設置為非零值允許在差分對中使用公共模式電壓。如果信號擺幅中心與地線差距于100mV,eyescan將自動執(zhí)行此操作。邏輯分析儀的觸發(fā)設置邏輯分析儀觸發(fā)非常困難,而且還需花費量時間。假設如果知道如何編程,則應該可以毫不費力地設置邏輯分析儀觸發(fā)。然而,這是不可能的,因為許多概念對邏輯分析來說都是的。本節(jié)的目的就是介紹這些主要概念及如何有效地使用它們。傳送帶類比:我們可以將邏輯分析儀的內(nèi)存比作一條很長的傳送帶,而從被測設備(DUT)獲取的樣本就像是傳送帶上的箱子。新的箱子被放置在傳送帶一端。
還要對信號進行放,因為傳遞過來的信號幅度比較小。圖23探頭的信號完整性考慮探頭的負載效應主要分為兩種類型:直流負載和交流負載。直流負載:探頭看起來象一個對地的直流負載,一般是20K歐姆。如果被測總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個負載可能會導致邏輯錯誤。直流負載主要由探頭尖的電阻決定,這個電阻阻值越,直流負載越小,阻值越小,直流負載越。交流負載:探頭包含寄生電容和電感。這些寄生參數(shù)會減小探頭帶寬和導致信號反射。我們需要在被測電路接收端和探頭尖處考慮信號完整性。探頭帶寬被降低主要來自2個方面:探頭電容和探頭與目標連接的連線的電容。探頭導致信號反射的原因是4個方面:探頭電容和電感;探頭在被測總線上的探測位置;總線的拓撲結構;探頭和目標間連線的長度。對于交流負載,我們需要考慮:探測點在傳輸線的位置,總線的拓撲結構和探頭和目標間連線的長度。探頭的負載除了可以用復雜的Spice模型仿真分析外,也可以用簡單的RC模型簡單預估負載效應。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細考慮探頭和目標之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(StubProbing),阻尼電阻探測。邏輯訓練器就找歐奧電子。
才能符合此表達式。換句話說,在ADDR等于1000的同時DATA等于2000。因此,如果要在同時發(fā)生兩個事件時觸發(fā),則應使用布爾邏輯表達式。常見錯誤是應使用布爾邏輯表達式時嘗試使用兩個序列步驟,或者應使用兩個序列步驟時嘗試使用布爾邏輯表達式。當多個事件同時發(fā)生時使用布爾邏輯表達式,而在一個事件接著一個事件發(fā)生時使用多個序列步驟。分支:分支類似于C編程語言中的Switch語句和Basic中的SelectCase語句。分支可提供測試多個sADDR”。多數(shù)邏輯分析儀還支持“notinrange”功能。范圍是一種方便的快捷方式,因此您無需指定“ADDR>=1000andADDR<=>標志:標志是用于從一個模塊向另一個模塊發(fā)送信號的布爾變量。當某種情況在某一模塊中發(fā)生而稍后被另一模塊測試時可以設置標志。在下面的示例中,標志1用于跟蹤在模塊1的觸發(fā)序列中發(fā)生的情況,如,如果想在ADDR=1000第5次出現(xiàn)時觸發(fā),可以將觸發(fā)設置為:IfADDR=1000occurs5timesthenTrigger全局計數(shù)器類似于整數(shù)變量。全局計數(shù)器比發(fā)生計數(shù)器更靈活,因為它們可用于為復雜事件(例如一個時鐘沿后跟另一時鐘沿的事件)計數(shù)。可以增加、測試和重新設置全局計數(shù)器。默認情況下,全局計數(shù)器以零開頭并且不需要重新設置。100BaseTl (Automotive)邏輯分析儀/訓練器找歐奧!深圳USB協(xié)議分析儀找哪家
100BaseTl (Automotive)協(xié)議分析儀/訓練器找歐奧!深圳USB協(xié)議分析儀找哪家
作為工程師手頭常備的開發(fā)工具,目前有許多入門級的邏輯分析儀設計,整體功能雖然不能和專業(yè)儀器相比,但是用較低的成本來實現(xiàn)特定的功能,也是非常成功的設計。本文以下討論的邏輯分析儀,主要是指這類入門級設計。基于電腦并口的邏輯分析儀曾是主流,但是近年來電腦系統(tǒng)逐步不再配置并口,這類設計已經(jīng)成為明日黃花,還具有原理學習的價值。另一類的邏輯分析儀,是以低速單片機為基礎的。很多愛好者用PIC、AVR等常見單片機設計了自己的作品。但這類單片機邏輯分析儀的共同弱點就是采樣速度太慢,通常不超過1MHz。以USBIO芯片為基礎的入門級邏輯分析儀現(xiàn)在為流行。比如Saleaelogic,還有類似的USBee等。這類產(chǎn)品主要采用一個USBIO芯片,例如CYPRESS公司的CY7C68013A-56PVXC,所有的信號觸發(fā)和處理工作都是電腦上的軟件完成的,硬件部分就只是一個數(shù)據(jù)記錄儀。高采樣速度為24MHz。它們可以“無限數(shù)量”地采樣,因為所有的數(shù)據(jù)都是存儲在電腦里的。目前一般多是8個通道,更多的通道數(shù)量會成比例地降低高采樣速度。這類產(chǎn)品構造簡單,方便易用,價格便宜,是調(diào)試單片機開發(fā)工作的好工具。它的缺點主要是采樣速度只有24MHz、8個通道。深圳USB協(xié)議分析儀找哪家